基于FPGA的DDS正弦信号发生器的设计我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样

来源:学生作业帮助网 编辑:作业帮 时间:2024/05/05 08:17:49
基于FPGA的DDS正弦信号发生器的设计我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样

基于FPGA的DDS正弦信号发生器的设计我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样
基于FPGA的DDS正弦信号发生器的设计
我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样实现间隔为9KHZ?

基于FPGA的DDS正弦信号发生器的设计我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样
你用IPcore 哦 altera的NCO 就可以啦 很好控制的还可以调幅 调相 调频
http://www.51kaifa.com/html/jswz/200705/read-7998.htm
这里有一资料 讲得蛮详细的.

基于FPGA的DDS正弦信号发生器的设计我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样 英语翻译基于FPGA和SOPC技术的信号发生器的设计与实现 这句话的英文翻译 基于dds的信号发生器和基于单片机的信号发生器相比有什么优势?在设计的电路中各个参数都是根据什么确定的 求基于FPGA的数字锁相环设计, dds信号发生器可以作为开关电路的触发器使用吗? 我是电子的,请问基于FPGA的FIR滤波器的设计的大体思路如何? 基于FPGA的UART串口设计系统框图 能成为论文样子的 谁有基于FPGA的运动数学运动控制系统设计的报告 基于FPGA的DDS设计,相位累加器怎么控制频率?那只能比时钟频率低?50M时钟能产生能做出1024点的正弦波吗50M能做出15M的每个周期1024点的正弦波吗?我看资料输出的波形频率是Fo=K*Fc/2^Nk可以随便控 基于FPGA的出租车计价器的设计英文文献谁能给一个关于FPGA或者VHDL的出租车计价器的英文文献 字数在1500以上 如何用基于FPGA设计FIR数字滤波器? fpga的24点的蝶形图基于24点FFT/IFFT的FPGA的实现 正弦信号发生器设计.设计一个正弦信号发生器,要求频率范围在0~100HZ,步进频率1HZ,带频显示.输出电压不小于3V(10K的负载.) 虚拟正弦波信号发生器的设计如何实现? 基于AD9850的DDS电路中高频输出波形失真较严重的解决方案? DDS信号发生器与DDS调频信号发生器有何区别? 基于单片机的多功能信号发生器设计技术要求:1方便用户使用的人机界面2产生正弦波、锯齿波、三角波、梯形波和占空比可调的脉冲五种周期性波形3正弦波峰峰值程控调节4信号频率范围1HZ 基于matlab数字滤波器的设计